本網站訂有隱私權政策以保護您個人於本網站的隱私權,請點選「我同意」代表您同意本網站隱私權政策。 如需了解更多細節請點選 隱私權政策

台灣半導體研究中心

  • EN
  • A-
  • A
  • A+
會員服務平台
搜尋
  • 關於中心
    • 任務願景
      大事記要
      首長簡介
      副首長簡介
      歷任首長
      交通資訊
  • 會員服務
    • 服務總覽
      會員註冊
      會員資料
      • 資料修改
      • 密碼修改
      • 忘記密碼
      • 忘記帳號
      常見問題
      客服諮詢
      帳務系統
  • 設計服務
    • 軟體資訊/申請/下載/IP登錄
      EDA Cloud帳號申請
      AIoT Cloud帳號申請
      EDA Cloud OTP取得
      AI SoC設計平台
      U18後段模擬申請
      EDA Cloud 2.0帳號申請
  • 晶片製作
    • 晶片下線
      • 服務說明
      • 下線時程
      • 下線導引
      • 下線申請
      • 測試報告
      • 加總積點
      • 常見問題
      • 下線簽認
      • 自費封裝/細切
      • 聯絡窗口
      • 收費標準
      製程矽智財使用
      • 製程/矽智財簡介
      • 製程/矽智財申請
      • 法治素養宣導測驗
      • 技術資料下載
      • 加密製程資安評估
      • 先進晶片實驗室說明
      PCB/IPD/覆晶製作
      • PCB製程/時程/窗口
      • PCB軟體/技術資料
      • PCB計費方式
      • PCB製作申請
      • PCB申請後作業
      • IPD基板製作
      • 自費覆晶組裝製作
      其他
      • 設計檔案匯出
  • 製程服務
    • 新竹儀器設備列表
      台南儀器設備列表
      製程元件收費標準
      自行操作流程與辦法
      委託操作流程與辦法
      聯絡窗口
  • 量測服務
    • 量測預約
      • 儀器量測預約系統
      • 收費標準
      • 自行操作辦法
      • 常見問題
      • 聯絡窗口
      材料分析
      • 材料檢測分析
      • 整合性材料檢測
      • TAF 17025認證
      • 材料分析儀器列表
      • 材料分析收費標準
      • 材料分析進階諮詢
  • 教育訓練
    • 課程特色
      課程公告
      設計課程報名
      製程課程報名
      職安訓練課程
  • 技術推廣
    • 尖端製程技術
      創新晶片設計
      專利獲證技術
      技術移轉服務
      高階人才養成計畫
      產學合作研究計畫
      奈米創新產學聯盟
  • 國際合作
    • 推動策略
  • 資訊公開
    • 焦點新聞
      活動專區
      訊息公告
      輿情回應
      場地租借
      設備狀況查詢
      預約參觀
      人才招募
      採購公告
      廠商付款查詢
  • 搜尋
  • EN
  • 網站導覽
設計服務
  • 軟體資訊/申請/下載/IP登錄
  • EDA Cloud帳號申請
  • AIoT Cloud帳號申請
  • EDA Cloud OTP取得
  • AI SoC設計平台
  • U18後段模擬申請
  • EDA Cloud 2.0帳號申請
首頁 設計服務AI SoC設計平台
Print(另開新視窗) facebook(另開新視窗)

AI SoC設計平台

為支援學術界人工智慧(AI)晶片系統研發,台灣半導體研究中心(TSRI)引進必要矽智產(IP)並建構AI 系統晶片(SoC)設計平台。
目前TSRI已完成以Synopsys ARC HS3x處理器為核心之SoC設計平台的建構。平台如圖一所示,學界研發團隊可設計AI運算加速電路(紅色區塊)並整合至TSRI AI SoC設計平台為完整SoC。 TSRI則在學界團隊進行設計時,提供必要的技術協助,並在晶片實際下線製作後,協助終端應用系統展示。使用者可依據應用需求增減周邊電路,也可有限度的客製化匯流排。 以下針對平台重要組成電路元件進行說明:


圖一、TSRI ARC HS Based AI SoC Design Platform Block Diagram


  1. 核心處理器為32位元的ARC HS3x Processor,其被設定為無快取電路的單核心處理器HS34,內建256KB ICCM(Instruction Close Coupled Memory)及32KB DCCM(Data Close Coupled Memory)。Synopsys ARC HS3x Processor資訊請參閱以下網址:
    https://www.synopsys.com/dw/ipdir.php?ds=arc-HS34-HS36-HS38
  2. 匯流排為AMBA AXI/AHB/APB介面,預留給學界設計電路之連接埠包含1個用來傳遞資料的AXI master port,1個用來設定內部暫存器的AHB slave port。使用者可針對終端應用需求與TSRI討論並修改連接埠的數量和資料寬度等匯流排參數。
  3. 記憶體包括內建的128KB SRAM,外接的DDR 3 1600 DRAM(8Gb/16DQ)以及8MB/16 bits的Nor Flash。
  4. 作為SoC clock source的PLL輸出預設頻率為400Mhz,使用者可針對終端應用需求與TSRI討論clock規劃。
  5. 平台內建雙FHD(30fps)影像輸入介面電路及具有OSD功能的HDMI影像輸出介面電路。
  6. 平台具備I2C、SPI、GPIO、UART、I2S、SD 2.0介面電路。
TSRI AI SoC設計平台目前可有效支援視覺處理相關應用,若終端應用非視覺相關,亦可將影像輸出入介面移除後加入自行設計之周邊介面。
  • 國研院
  • 客服諮詢
  • 隱私權政策
  • Facebook
  • YouTube



客服信箱:tsri-cs@niar.org.tw ext:7610
  • 新竹基地
    300091 新竹市科學園區展業一路26號TEL. 03-5773693FAX. 03-5713403
  • 臺南基地
    704017 臺南市北區小東路25號TEL. 06-2090160FAX. 06-2086669
  • 成大奇美樓
    701401 臺南市大學路1號成大自強校區奇美樓7樓TEL. 06-2087971FAX. 06-2089122
Copyright © 2025 國家實驗研究院台灣半導體研究中心 版權所有
Facebook YouTube